Micron에서 제공하는 그림을 보면 SDRAM->DDR->DDR2->DDR3 쉽게 이해를 할수가 있다
내부 Memory Core는 동일하지만, I/O Buffer 가 있어 동시 접근하여 Data를 얻어오는 방식으로 외부 Clock을 증가(Prefetch의 증가)하는 형태로 변해가고 있으며,
외부 Edge Timing에 Data를 전송한다.
SDRAM 과 DDR 차이점
http://blog.naver.com/signal97/199835744
DDR2/DDR3 관련사항
https://en.wikipedia.org/wiki/DDR3_SDRAM
https://en.wikipedia.org/wiki/DDR2_SDRAM
CAS latency (ns) = 1000 × CL (cycles) ÷ clock frequency (MHz)
CAS latency (ns) = 2000 × CL (cycles) ÷ transfer rate (MT/s)
2. DDR의 기본 데이타 전송방식
DQS는 판독시에 DDR SDRAM에 의해 에지 정렬되어 전송되며, 메모리에 대 한 기록시에는 컨트롤러에 의해 중앙정렬 되어 전송된다.
http://www.eetkorea.com/ARTICLES/2006OCT/PDF/EEKOL_2006OCT16_INTD_STOR_TA_05.PDF?SOURCES=DOWNLOAD
3. DDR의 변화
https://en.wikipedia.org/wiki/DDR_SDRAM
- 그림출처
New Features of DDR3 SDRAM : E1503E10.pdf
https://www.micron.com/~/media/documents/products/technical-note/dram/e1503e10.pdf
댓글 없음 :
댓글 쓰기